## Esame di Calcolatori Elettronici T 7 Settembre 2016 (Ing. Informatica)

## Esercizio 1

Progettare un sistema basato sul microprocessore DLX dotato di **512 MB di EPROM** mappata negli indirizzi bassi e **256 MB di RAM** mappata negli indirizzi alti. Nel sistema sono presenti **tre periferiche a 8 bit**, già progettate, denominate **INPUT\_PORT\_1** e **INPUT\_PORT\_2**, in grado di ricevere dati dall'esterno utilizzando il protocollo di *handshake*, e **OUTPUT\_PORT**, in grado di inviare dati all'esterno utilizzando il protocollo di *handshake*.

A ogni interrupt generato dalle periferiche è assegnata la seguente priorità statica: INPUT\_PORT\_1 (più prioritario), INPUT\_PORT\_2 (priorità intermedia) e OUTPUT\_PORT (meno prioritario). Il dato letto dalle periferiche in input dovrà essere memorizzato in R12 mentre la porta in output dovrà riceve il contenuto di R13.

Inoltre, al termine di ogni ciclo di scrittura in OUTPUT\_PORT, dovrà essere invertito, in modo automatico, lo stato di un segnale denominato **LED\_OUTPUT** (all'avvio del sistema tale segnale deve essere non asserito).

- Progettare il sistema escogitando un metodo che consenta di poter leggere in modo affidabile lo stato dei segnali di interrupt generati dalle periferiche
- Progettare la rete che consente di generare il segnale LED\_OUTPUT
- Indicare i segnali di decodifica di tutte le periferiche, memorie e di eventuali altri segnali presenti nel sistema
- Scrivere il codice dell'*interrupt handler*, **commentando in modo chiaro ogni istruzione**, che consente di gestire le priorità indicate in precedenza. Si assuma che i registri da R20 a R30 possano essere utilizzati senza la necessità di dover preservare il loro contenuto

## Esercizio 2

Descrivere l'organizzazione della memoria e i segnali emessi dal processore nel caso di un sistema con bus dati a 64 bit.

## Esercizio 3

Descrivere le tipologie di interrupt presenti in un sistema a microprocessore.

EPRON 512 MB : 0 × 0000 0000 -> 0 × 1 FFF FFFF RAM 128 MB L: 0 × F0000000 -> 0 × FFFF FFFF RAM 128 MB L: 0 × F8000000 -> 0 × FFFF FFFFF

CHIP SELECT

PORTE DI I/O



1NT\_1NPUT\_2+

8\_TU9UI \_ TUI



